内容发布更新时间 : 2025/7/18 17:27:02星期一 下面是文章的全部内容请认真阅读。
每个基本存储元存储二进制数一位,许多个基本存储元形成行列存储矩阵。 SRAM一般采用“字结构”存储矩阵: 每个存储单元存放多位(4、8、16等) 速度快(<5ns),不需刷新,外围电路比较简单,但集成度低(存储容量小,约1Mbit/片),功耗大。
在PC机中,SRAM被广泛地用作高速缓冲存储器Cache DRAM特点:
DRAM的存储元主要由电容构成;
存储信息不稳定,需要“读出再生放大电路”定时刷新。 每次同时对一行的存储单元进行刷新 DRAM一般采用“位结构”存储体: 每个存储单元存放一位 存储容量高(集成度高),功耗低,存取速度较低,价格便宜,主要用作主内存。
(4)闪存Flash ROM的主要优点是什么? 教材P96
11、用下列芯片构成存储系统,各需要多少个RAM芯片?需要多少位地址作为片外地址译码?设系统为20位地址线,采用全译码方式。
(1)512×4位RAM构成l6KB的存储系统。 (2)1024×1位RAM构成l28KB的存储系统。
(3)2K×4位RAM构成64KB的存储系统。 (4)64K×1位RAM构成256KB的存储系统。
答:(1)需要64片RAM和11位地址作为片外地址译码。
(2)需要l024片RAM和10位地址作为片外地址译码。 (3)需要64片RAM和9位地址作为片外地址译码。 (4)需要32片RAM和4位地址作为片外地址译码。 12、已知某微机控制系统中的RAM容量为4K×8位,首地址为4800H,求其最后一个单元的地址。
答:最后一个单元地址=起始地址+容量一1
4800H+1000H一1=57FFH 、
13、某微机系统中内存的首地址为3000H,末地址为63FFH,求其内存容量。 答:容量=最后一个单元地址一起始地址+1
63FFH~3000H+1=3400H=13KB 14、某微机系统中ROM为6KB,最后一个单元的地址为9BFFH,RAM为3KB。已知其地址为连续的,且ROM在前,RAM在后,求该内存系统的首地址和末地址。 答:9BFFH--1800H+1=8400H,所以ROM的首地址为8400H、末地址为9BFFH。RAM的首地址为9C00H,末地址为9C00H+C00H一1=A7FFH。
15、用半导体存储器芯片组成内存子系统时需注意哪些问题?三总线AB、DB、CB的一般接法?
教材P110
16、内存系统的芯片选择通常有哪几种形式,各有何特点?
答:有全译码法、部分译码法和线选法三种。在内存译码电路中,系统的全部地址总线都参与地址译码,对应存储器芯片中的每一个存储字都有唯一的确定地址,
称之为“全译码”法。如果仍使用集成译码器,但片外地址中有一部分不参加对内存的片选译码,称为“部分译码”法。如果只使用一些基本的逻辑门电路——与门、或门和非门的组合,对若干位片外地址译码实现对内存的片选,称为“线选法”。 17、相对于SRAM,DRAM需要解决哪些特殊问题? 教材P113
18、在图7.23中,如果将片选控制信号从。。。。。依次改接到。。。。。,各芯片的地址范围为多少?
注:高位地址没变,只有地位片内译码地址变了,列表画出来各芯片的地址表即可找出地址范围。 19、使用2732、6116和74LSl38构成一个存储容量为12KB ROM(地址00005H~02FFFH)、8KB RAM地址(03000H 04FFFH)的内存系统。设系统地址总线20位,数据总线8位,全译码。请画出原理图。
答:习题l9的内存连接原理图下图所示。
第8章 输入输出(I/O)系统
1、简述I/O接口的基本功能。
答:I